Este documento describe el diseño de un decodificador BCD a 7 segmentos. Explica el objetivo de convertir números binarios a la representación de 7 segmentos para su visualización. Presenta la tabla de verdad y el procedimiento para simplificar las expresiones lógicas de cada segmento usando mapas de Karnaugh. Luego, detalla el montaje del circuito en una placa de pruebas, verificando su correcto funcionamiento.
0 calificaciones0% encontró este documento útil (0 votos)
167 vistas12 páginas
Este documento describe el diseño de un decodificador BCD a 7 segmentos. Explica el objetivo de convertir números binarios a la representación de 7 segmentos para su visualización. Presenta la tabla de verdad y el procedimiento para simplificar las expresiones lógicas de cada segmento usando mapas de Karnaugh. Luego, detalla el montaje del circuito en una placa de pruebas, verificando su correcto funcionamiento.
Este documento describe el diseño de un decodificador BCD a 7 segmentos. Explica el objetivo de convertir números binarios a la representación de 7 segmentos para su visualización. Presenta la tabla de verdad y el procedimiento para simplificar las expresiones lógicas de cada segmento usando mapas de Karnaugh. Luego, detalla el montaje del circuito en una placa de pruebas, verificando su correcto funcionamiento.
Este documento describe el diseño de un decodificador BCD a 7 segmentos. Explica el objetivo de convertir números binarios a la representación de 7 segmentos para su visualización. Presenta la tabla de verdad y el procedimiento para simplificar las expresiones lógicas de cada segmento usando mapas de Karnaugh. Luego, detalla el montaje del circuito en una placa de pruebas, verificando su correcto funcionamiento.
Descargue como DOCX, PDF, TXT o lea en línea desde Scribd
Descargar como docx, pdf o txt
Está en la página 1de 12
Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica
Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
Circuitos Combinacionales
El Decodificador BCD a 7 segmentos
Objetivos:
El objetivo principal es la aplicacin de la lgica combinacional para implementar un circuito que est sometido a cierta condiciones de entrada y que este conformado por compuertas lgicas todo esto a base del algebra booleana.
Manejar Mapa de karnaugh para reducir nuestro diseo, as como el Proteus para la verificacin del funcionamiento , el programa Boole Deusto tambin nos ser de gran ayuda. Aprender el funcionamiento de los display 7 segmentos.(En este caso de nodo comn) Avanzar en el aprendizaje de construcciones de circuitos ms complejos y desarrollar nuestro anlisis a la hora implementarlos Disear un codificador y un decodificador binario-decimal usando solo compuertas lgicas universales . Analizar los datos obtenidos en el proyecto. Introduccin:
Los circuitos lgicos se dividen en combinacionales y secuenciales. Los circuitos combinacionales consisten en variables de entrada, compuertas lgicas y variables de salida que cumplen funciones intermedias de mediana escala de integracin. El nivel de complejidad de los sistemas combinacionales puede llegar al caso de millones de entradas, dispositivos, interconexiones y salidas. La comprensin de estos circuitos se hace por medio de la divisin en subsistemas o estructuras ms simples.
Con estos circuitos se construye, entre otros, los dispositivos que realizan las operaciones estudiadas en el tema de Sistemas de Numeracin-Codificacin Binaria, que se centrsobre la representacin de datos
Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
En concreto, se considerarn: Sumadores, Comparadores, Decodificadores, Codificadores,
Decodificadores Decodificador BCD a 7 segmentos Cada segmento se utiliza para representar varios dgitos decimales, pero ninguno de ellos se emplea para representar los diez dgitos; por tanto, cada segmento tiene que activarse mediante su propio circuito de decodificacin que detecta la aparicin de cualquier nmero en el que haya que usar ese segmento
Codificadores Codificador decimal-BCD Circuito:
Para obtener las salidas del circuito tenemos que saber cmo funciona un display 7 segmentos. El display de 7 segmentos, es un componente que se utiliza para la representacin de nmeros. Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
Este elemento se ensambla o arma de manera que se pueda activar cada segmento (diodo LED) por separado logrando de esta manera combinar los elementos y representar todos los nmeros en el display (del 0 al 9).
Cada elemento del display tiene asignado una letra que identifica su posicin en el arreglo del display. Ver el grfico arriba
- Si se activan todos los segmentos se forma el nmero "8" - Si se activan solo los segmentos: "a,b,c,d,f," se forma el nmero "0" - Si se activan solo los segmentos: "a,b,g,e,d," se forma el nmero "2" - Si se activan solo los segmentos: "b,c,f,g," se forma el nmero "4"
Materiales: -fuente de voltaje de 5v -alambre para conexiones -protoboard -compuertas universales (En este caso solo NOT,NAND , OR, AND) -Display de nodo comn -Pulsadores ,resistencias.
Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
Procedimiento:
1. Tabla de verdad del circuito
Como sabemos en el sistema BCD no existen nmeros mayores que el 9 (1001,1010,1011etc) entonces para los que cumplan esto las representaremos con un X ya que son valores que no tomaremos en cuenta y las dejaremos como un estado indiferente .
N Entradas Salida A B C D a b c d e f g 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 1 0 0 1 1 1 1 2 0 0 1 0 0 0 1 0 0 1 0 3 0 0 1 1 0 0 0 0 1 1 0 4 0 1 0 0 1 0 0 1 1 0 0 5 0 1 0 1 0 1 0 0 1 0 0 6 0 1 1 0 1 1 0 0 0 0 0 7 0 1 1 1 0 0 0 1 1 1 1 8 1 0 0 0 0 0 0 0 0 0 0 9 1 0 0 1 0 0 0 1 1 0 0 10 1 0 1 0 x x x x x x X 11 1 0 1 1 X x x x x x x 12 1 1 0 0 x x x x x x X 13 1 1 0 1 X x x x x x x 14 1 1 1 0 x x x x x x x 15 1 1 1 1 x x x x x x x
Forma normal disyuntiva Display a=(1,4,6) +d(10-15) b= (5,6) + d(10-15) c= (2)+d(10-15) d= (1,4,7,9)+d(10-15) e= (1,3,4,5,7,9)+d(10-15) f= (1,2,3,7)+d(10-15) g= (0,1,7)+d(10-15) Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
1.1. Una vez obtenida la tabla de verdad se procede a simplificar las expresiones usando mapas K.
a = (1,4,6) +d(10-15)
a=(~A*~B*~C*D)+(B*~D)
*Emos agrupado los estados indiferentes con los unos para obtener una expresion de salida mas simplificada , el mismo procedimiento lo realizaremos para las demas salidas.
Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
b= (5,6) + d(10-15) c= (2)+d(10-15)
b = (B*C*~D)+(B*~C*D) c = (~B*C*~D)
d= (1,4,7,9)+d(10-15) e= (1,3,4,5,7,9)+d(10-15)
d=(B*~C*~D)+(~B*~C*D)+(B*C*D) e = (D)+(B*~C)
Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
f = (1,2,3,7)+d(10-15) g= (0,1,7)+d(10-15)
f = (~A*~B*D)+(~B*C)+(C*D) g = (~A*~B*~C)+(B*C*D)
1.2. Despus de obtener, simplificar y realizar los circuitos se procedi a conectar cada salida de los circuitos a los display 7 segmentos. Los display usados fueron nodo comn ya que cada segmento se activa en un estado bajo segn la tabla de verdad.
Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
Forma reducida(simulada en proteus)
Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
1. Realizacin y montaje del circuito 1.1. Luego de tener la tabla de verdad, las simplificaciones y los diagramas de los circuitos procedimos a montarlos en la protoboard. 1.2. Comenzamos regulando el voltaje de trabajo a +5Vcc y montar el dipswitch que hara las veces de las entradas A, B, C y D 1.3. Se identific los pines del display 7 segmentos ctodo comn. A cada segmento del display colocamos una resistencia de 220 ohmios para evitar que se quemen.
1.4. Luego continuamos montando cada circuito correspondiente segmento del display uno. Una vez que se montaba un circuito fue muy importante probar todas las combinaciones de entrada de la tabla de verdad para verificar el perfecto funcionamiento de cada segmento para as corregir errores de conexin a tiempo en vez de corregirlas despus de terminar el circuito completo ya que sera muy complicado encontrar los errores. Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A
Laboratorio de Circuitos Digitales
Conclusin Esta prctica ha sido muy interesante, ya que se pudo avanzar un poco acerca de la construcciones de circuitos mas complejos, as mismo tuvimos la oportunidad de aprender a realizar un decodificador binario-decimal usando solo compuertas elementales y display 7 segmentos. No obstante estudiamos el funcionamiento de los display 7 segmentos, que son elementos fundamentales en el funcionamiento de dicho circuito. Por otra parte podemos decir que la realizacin de esta prctica ha sido muy relevante, ya que nos ha permitido dar un paso ms hacia el mundo de la electrnica digital.
Bibliografia
http://es.wikipedia.org/wiki/Puerta_l%C3%B3gica http://dac.escet.urjc.es/docencia/ETC-ITIG_LADE/teoria- cuat1/tema6_circuitos_combinacionales_puertas_logicas.2xcara.pdf Universidad Nacional Del Callao Escuela Profesional De Ingeniera Electrnica Facultad De Ingeniera Elctrica y Electrnica Ciclo 2014-A