Temporizacion
Temporizacion
Temporizacion
ITESCO
Semestre: 4to.
Grupo: A
INTRO
DUCCI
ON
El temporizador es un
circuito digital, dispone de
dos salidas al igual que
un flip flop, una salida es
la inversa de la otra, a
diferencia del flip flop
quin cuenta con dos
estados
estables,
el
temporizador solamente
posee un estado estable,
el otro estado es inestable, permanece en su estado estable, hasta que se activa
con un pulso de entrada, una vez que se activa cambia a su estado inestable y ah
permanece por un periodo fijo de tiempo tw , este tiempo lo determina una
constante de tiempo RC externa que se conecta al temporizador, despus de que
transcurre el tiempo tw , las salidas dos salidas del temporizador regresan a su
estado estable, hasta que se activan otra vez. La finalidad de la temporizacin es
retardar el paso de una seal desde un nodo del circuito hasta otro punto, el
diseo de este circuito se realiza con un dispositivo que se conoce con el nombre
de monoestable temporizador, ste elemento electrnico dispone de una
entrada E y una salida S, se tienen tres temporizadores bsicos que se
denominan; el primero, temporizacin a la activacin, el segundo se llama
temporizacin a la desactivacin y el tercero es una combinacin de las dos
anteriores, temporizacin a la activacin y desactivacin simultaneas. Se dispone
de dos tipos de comportamiento en que se manifiestan las salidas de los
temporizadores, "redisparables" y "no redisparables" y su entrada responde a dos
tipos de disparo, "activacin" y "desactivacin"
Tipos
de
tempor
izacin
Existe
otra
definicin
de
los
trminos
Sincrono/Asincrono que se puede encontrar en diferentes textos/escritos de
diferentes autores dichos trminos refirindose a las distintas definiciones:
Sncronos: Se dice de los dispositivos que comparten una seal de reloj comn.
Asncronos: Aquellos que no comparten la misma seal de reloj. Debido a que no
tienen la misma seal de reloj, pueden acomodar una amplia variedad de
dispositivos, y el bus puede alargarse sin preocuparse por los problemas de
sincronizacin. Para coordinar la transmisin de datos entre emisor y receptor,
utilizan un protocolo de presentacin (handshaking protocol). ste protocolo
consta de una serie de pasos en los cuales emisor y receptor proceden al
siguiente paso solamente cuando ambas partes estn de acuerdo. Para
implementar ste protocolo se requiere de un conjunto adicional de lneas de
control, entre ellas:
ReadReq o RD: Se utiliza para indicar una peticin de lectura de memoria. La
direccin se pone en la lnea de datos al mismo tiempo.
WriteReq o WR: Se utiliza para indicar una peticin de escritura en memoria.
Data: Se utiliza para indicar que la palabra de datos est preparada en las lneas
de datos (datos estables).
Ack: Se utiliza para conocer la seal de ReadReq o Data, es decir, esta seal de
aceptacin se necesita para que el controlador del perifrico conteste a la peticin
de transferencia generada por el procesador.
En
la
temporizacin
un
evento
est
El bus incluye una lnea
todos los dispositivos, y
durante el flanco de
eventos duran un nico
Tempori
zacin
sncron
a
sncrona, la aparicin de
determinada por el reloj.
de reloj que es comn a
se suelen sincronizar
subida. Casi todos los
ciclo de reloj.
Este
tipo
de
temporizacin
slo
funciona si el dispositivo
de E/S es suficientemente
rpido para responder a la espera que le brinda el procesador, en caso contrario
se producirn errores en la escritura de los puertos y se leern datos no vlidos
del bus, por lo que las operaciones de E/S no seran correctas. Otro tema
importante es que, si no se incorporan rutinas para detectar hardware inexistente,
el programa podra fallar por tratar de direccionar un dispositivo que o bien no
existe o bien ha sido "desconectado" del equipo.
Temporiza
cin
asncrona
o con
"handshak
ing"
Grfico
s
repres
entativ
os
Referen
cias
Electr
nicas
9
http://arquitecturacomputado.blogspot.mx/2012/08/arquitectura-decomputadora.html
http://es.slideshare.net/yesyduc10/comunicacion-interna-de-la-computadora
http://www.buenastareas.com/ensayos/Temporizacion/24591764.html
http://es.wikipedia.org/wiki/SDRAM
http://arqcomportafolio.blogspot.es/1386214584/2-2-acceso-a-los-datos-ytemporizacion/
10