100% encontró este documento útil (1 voto)
256 vistas15 páginas

Tarea 3 Circuitos Combinacionales

Descargar como pdf o txt
Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1/ 15

ELECTRÓNICA DIGITAL

Tarea 3 – Circuitos Combinacionales

Presentado por:
Jairo David Cano Mora

Código:
1026566153

Grupo:

10

Tutor
SANDRA MILENA GARCIA

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD


ESCUELA DE CIENCIAS BÁSICAS, TECNOLOGÍA E INGENIERÍA
MARZO DE 2021
INTRODUCCION

El presente documento tiene como propósito mostrar el desarrollo de circuitos


combinacionales en VHDL, como son los multiplexores, codificador, decodificador y
diseño de circuitos jerárquico, por medio del software de EDA.
1. Describa en VDHL un multiplexores 8 a 1 utilizando la sentencia with-select.

a. ¿Qué es un multiplexor?

Un multiplexor, abreviado como “MUX” o “MPX”, es un dispositivo, circuito lógico


combinatorio, que permite seleccionar una o más señales de entrada analógicas o
digitales de baja velocidad, combinarlas y transmitirlas a mayor velocidad en un
único medio compartido o dentro de un único dispositivo compartido. Así, varias
señales pueden compartir un único dispositivo o conductor de transmisión, como un
cable de cobre o un cable de fibra óptica. Un MUX funciona como un conmutador de
entrada múltiple y salida única.

En el campo de la electrónica el multiplexor se utiliza como dispositivo que puede


recibir varias entradas y transmitirlas por un medio de transmisión compartido. Para
ello lo que hace es dividir el medio de transmisión en múltiples canales, para que
varios nodos puedan comunicarse al mismo tiempo.

Una señal que está multiplexada debe demultiplexarse en el otro extremo.

Tomado de: https://sites.google.com/site/serviciodelainformatica/multiplexores


b. Un Impresión de Pantalla de la descripción en VHDL

c. Un Impresión de Pantalla del resultado (diagrama) de la simulación, en el cual se


debe evidenciar el correcto funcionamiento del diseño. NO se debe incluir el código
VHDL de la simulación.
2. Describa en VDHL un decodificador 2 a 4 utilizando la sentencia with-select.

El diseño debe contener:

a. ¿Qué es un decodificador?

El decodificador es un dispositivo que acepta una entrada digital codificada en


binario y activa una salida. Este dispositivo tiene varias salidas, y se activará aquella
que establezca el código aplicado a la entrada.

Con un código de n bits se pueden encontrar 2n posibles combinaciones. Si se tienen


3 bits (3 entradas) serán posibles 23 = 8 combinaciones. Una combinación en
particular activará solo una salida.

En un decodificador de 2 a 4 (se tienen 2 pines o patitas de entrada y 4 pines o patitas


de salida). En la entrada se pone el código en binario (00, 01, 10, 11), que hará que
se active solo una salida de las cuatro posibles.

Tomado de: https://unicrom.com/decodificador/


b. Una Impresión de Pantalla de la descripción en VHDL.

c. Una Impresión de Pantalla de la simulación, en el cual se debe evidenciar el


correcto funcionamiento del diseño.
3. Describa en VDHL un codificador de 4 entradas, sin prioridad, utilizando la
sentencia with-select.

El diseño debe contener:

a. ¿Qué es un codificador?

Un codificador es un bloque combinacional hecho para convertir una entrada no


binaria en una salida de estricto orden binario. En otras palabras, es un circuito
integrado por un conjunto de componentes electrónicos con la habilidad para
mostrar en sus terminales de salida un word binario (01101, 1100, etc.), equivalente
al número presente en sus entradas, pero escrito en un código diferente. Por
ejemplo, un Octal-to-binary encoder es un circuito codificador con ocho entradas (un
terminal para cada dígito Octal, o de base 8) y tres salidas (un terminal para cada bit
binario).

b. Una Impresión de Pantalla de la descripción en VHDL.


c. Una Impresión de Pantalla de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.

4. Describa en VDHL el circuito que se muestra en la siguiente figura:

a. Utilizando la sentencia with-select.

b. Utilizando la sentencia when-else.


El diseño debe contener:

a. Una Impresión de Pantalla de la descripción en VHDL.

With – Select
When – Else

b. Una Impresión de Pantalla de la simulación, en el cual se debe evidenciar el


correcto funcionamiento del diseño.

With – Select
When – Else

5. Describa en VDHL el circuito que se muestra en la siguiente figura. El diseño debe


contener tres módulos diferentes (tres componentes) y un archivo de alto nivel, tal
como se muestra en la siguiente figura.

El diseño debe contener:

a. Una Impresión de Pantalla de la descripción en VHDL.

Multiplexor
Suma

Resta
Alto Nivel

b. Una Impresión de Pantalla de la simulación, en el cual se debe evidenciar el


correcto funcionamiento del diseño.
CONCLUSIONES

Gracias al trabajo realizado comprendimos un poco mas el manejo del software EDA,
para realizar los multiplexores, los decodificadores y los codificadores en lenguaje
VDHL.
BIBLIOGRAFIA

Muñoz, J. (2012). Introducción a los Sistemas Digitales: Un enfoque usando Lenguajes de


Descripción de Hardware. (Capítulos 5, y 6, pp. 87-115,117-133). Madrid. Recuperado de
https://openlibra.com/es/book/introduccion-a-los-sistemas-digitales

Fajardo, C. (2012, Diciembre 21), Introducción a VHDL, circuitos combinacionales (Parte


2) [Archivo de video], Recuperado de https://youtu.be/dK545R-YT58

Fajardo, C. (2019, Abril 15), Circuitos combinacionales en EDAPlayground [Archivo de


video], Recuperado de https://youtu.be/JKZxdwOjXWY

Fajardo, C. (2019, Abril 15), Decodficador en EDAPlayground [Archivo de video],


Recuperado de https://youtu.be/QfHij7BHo2Y

Mecafenix (2020, Diciembre 3) ¿Qué es un multiplexor y cómo funciona? Recuperado de:


https://www.ingmecafenix.com/electronica/multiplexor/

Los decodificadores. Recuperado de:


https://sites.google.com/site/circuitologico04/los-decodificadores

También podría gustarte

pFad - Phonifier reborn

Pfad - The Proxy pFad of © 2024 Garber Painting. All rights reserved.

Note: This service is not intended for secure transactions such as banking, social media, email, or purchasing. Use at your own risk. We assume no liability whatsoever for broken pages.


Alternative Proxies:

Alternative Proxy

pFad Proxy

pFad v3 Proxy

pFad v4 Proxy