Análisis de Circuitos Lógicos Combinacionales
Análisis de Circuitos Lógicos Combinacionales
Análisis de Circuitos Lógicos Combinacionales
Procedimiento de Análisis
a. Se obtiene la función lógica realizada por las compuertas cuyas entradas corresponden a
las entradas primarias del circuito.
b. Se obtiene la función lógica realizada en compuertas con entradas conocidas (entradas
primarias o salidas de compuertas ya calculadas).
c. Se repite el paso anterior hasta obtener la función de salida, sustituyendo de manera
repetida las expresiones previamente obtenidas.
d. Se simplifica la expresión obtenida con el uso del Álgebra Booleana, Mapa K y/o se
traduce a una tabla de verdad.
Se comienza siempre por aquellas compuertas que estén conectadas a las variables de
entrada, directamente o negadas (en este caso las dos compuertas AND del circuito). Ver figura 2.
Se continúa con las compuertas que tengan como entrada las salidas de las anteriores y, si
las hay, variables iniciales. Se escribe las expresiones correspondientes, tal como se muestra en la
figura 3. Las entradas a la compuerta OR de la parte superior del esquema circuital son la variable
“ ” y la salida de una de las compuertas AND anteriores, . Del mismo modo se observa las
expresiones para las compuertas XOR y OR ubicadas al mismo nivel.
( )
Las expresiones para S1 y S2 pueden simplificarse a equivalentes más sencillas. Para ello se
parte de la Tabla de Verdad determinando los valores que toman las funciones S1 y S2, ya
obtenidas, para cada una de las posibles combinaciones de las variables a,b,c y d, desde 0000
hasta 1111. Con ello se construyen los Mapas de Karnaugh correspondientes y las funciones
simplificadas generadas a partir de ellos, tal como se muestra en la figura 4.
a b c d S1 S2
0 0 0 0 0 0
𝐒𝟏 𝐚 𝐛𝐝 𝐛𝐝 𝐜𝐝
0 0 0 1 1 1
0 0 1 0 1 0
𝐚 𝐛 𝐝 𝐜𝐝
0 0 1 1 1 1
0 1 0 0 1 1
0 1 0 1 0 1
0 1 1 0 1 1
0 1 1 1 0 1
1 0 0 0 1 0
1 0 0 1 1 1
1 0 1 0 1 0 𝐒𝟐 𝐚𝐛 𝐝
1 0 1 1 1 1
1 1 0 0 1 0
1 1 0 1 1 1
1 1 1 0 1 0
1 1 1 1 1 1
Una vez obtenidas las nuevas expresiones de las funciones S1 y S2, la representación del
nuevo circuito es inmediata (Figura 5) y algo más sencilla que la del circuito original. Cabe destacar
que aun cuando las expresiones resultaron ser más sencillas, las funciones S1 y S2 son las mismas.
Figura 5. Digrama lógico simplificado – ejemplo 1