Análisis de Circuitos Lógicos Combinacionales

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 4

Electrónica Digital

Análisis de Circuitos Lógicos Combinacionales


El tratamiento de circuitos lógicos combinacionales contempla tanto el diseño como el
análisis de los mismos. Mientras el diseño consiste en el desarrollo de circuitos que realicen una
función lógica deseada o la solución de un problema que involucre la lógica, el análisis busca
deducir la función de un circuito ya existente a partir de su diagrama lógico. Se plantea a
continuación los pasos a seguir para realizar este análisis.

Procedimiento de Análisis

El análisis de un circuito combinacional parte de un diagrama lógico dado y consiste en


encontrar: la o las expresiones booleanas de la función que realiza, la tabla de verdad y/o el mapa
K, o una posible explicación del funcionamiento del circuito. Si el diagrama lógico a analizar va
acompañado de un nombre de función o de una explicación de lo que se supone que hace, el
problema de análisis se reducirá a una verificación de la función planteada. Para este análisis se
siguen los siguientes pasos:

a. Se obtiene la función lógica realizada por las compuertas cuyas entradas corresponden a
las entradas primarias del circuito.
b. Se obtiene la función lógica realizada en compuertas con entradas conocidas (entradas
primarias o salidas de compuertas ya calculadas).
c. Se repite el paso anterior hasta obtener la función de salida, sustituyendo de manera
repetida las expresiones previamente obtenidas.
d. Se simplifica la expresión obtenida con el uso del Álgebra Booleana, Mapa K y/o se
traduce a una tabla de verdad.

Ejemplo 1: Analice el circuito de la figura 1 a fin de obtener la expresión booleana simplificada


para las salidas S1 y S2 en términos de las variables de entrada.

Figura 1 . Diagrama lógico – ejemplo 1


El análisis se realiza sobre el mismo esquema circuital, escribiendo a la salida de cada
compuerta la expresión lógica que realiza esa compuerta.

Se comienza siempre por aquellas compuertas que estén conectadas a las variables de
entrada, directamente o negadas (en este caso las dos compuertas AND del circuito). Ver figura 2.

Figura 2. Determinación de funciones nivel 1 – ejemplo 1

Se continúa con las compuertas que tengan como entrada las salidas de las anteriores y, si
las hay, variables iniciales. Se escribe las expresiones correspondientes, tal como se muestra en la
figura 3. Las entradas a la compuerta OR de la parte superior del esquema circuital son la variable
“ ” y la salida de una de las compuertas AND anteriores, . Del mismo modo se observa las
expresiones para las compuertas XOR y OR ubicadas al mismo nivel.

Figura 3. Determinación de funciones nivel 2 – ejemplo 1


Siguiendo el mismo procedimiento se llega a las expresiones que representan a las
funciones realizadas por el circuito. En el caso ejemplo, las funciones S1 y S2 :

( )

Las expresiones para S1 y S2 pueden simplificarse a equivalentes más sencillas. Para ello se
parte de la Tabla de Verdad determinando los valores que toman las funciones S1 y S2, ya
obtenidas, para cada una de las posibles combinaciones de las variables a,b,c y d, desde 0000
hasta 1111. Con ello se construyen los Mapas de Karnaugh correspondientes y las funciones
simplificadas generadas a partir de ellos, tal como se muestra en la figura 4.

a b c d S1 S2
0 0 0 0 0 0
𝐒𝟏 𝐚 𝐛𝐝 𝐛𝐝 𝐜𝐝
0 0 0 1 1 1
0 0 1 0 1 0
𝐚 𝐛 𝐝 𝐜𝐝
0 0 1 1 1 1
0 1 0 0 1 1
0 1 0 1 0 1
0 1 1 0 1 1
0 1 1 1 0 1
1 0 0 0 1 0
1 0 0 1 1 1
1 0 1 0 1 0 𝐒𝟐 𝐚𝐛 𝐝
1 0 1 1 1 1
1 1 0 0 1 0
1 1 0 1 1 1
1 1 1 0 1 0
1 1 1 1 1 1

Figura 4. Tabla de verdad, Mapas K y funciones simplificadas – ejemplo 1

Una vez obtenidas las nuevas expresiones de las funciones S1 y S2, la representación del
nuevo circuito es inmediata (Figura 5) y algo más sencilla que la del circuito original. Cabe destacar
que aun cuando las expresiones resultaron ser más sencillas, las funciones S1 y S2 son las mismas.
Figura 5. Digrama lógico simplificado – ejemplo 1

También podría gustarte

pFad - Phonifier reborn

Pfad - The Proxy pFad of © 2024 Garber Painting. All rights reserved.

Note: This service is not intended for secure transactions such as banking, social media, email, or purchasing. Use at your own risk. We assume no liability whatsoever for broken pages.


Alternative Proxies:

Alternative Proxy

pFad Proxy

pFad v3 Proxy

pFad v4 Proxy