2 m1 Me s2 Pcsc2 Structure Mis
2 m1 Me s2 Pcsc2 Structure Mis
2 m1 Me s2 Pcsc2 Structure Mis
Département d’Electronique
Faculté de Technologie
Université Batna 2
Domaines d’intérêt:
Technologie des semi-conducteurs
(Matériaux et dispositifs photovoltaïques)
e-mail: a.benhaya@univ-batna2.dz
benhaya_abdelhamid@yahoo.fr
Langue Anglaise
1. Marius Grundmann, The Physics of Semiconductors, Springer-Verlag Berlin Heidelberg, 2006.
2. S. M. Sze, Physics of Semiconductor Devices, JOHN WILEY & SONS,2007.
3. http://ecee.colorado.edu/~bart/book/book/contents.htm
Langue Française
1. A. Vapaille et R. Castagné, Dispositifs et circuits semi-conducteurs, Physique et technologie, dunod, 1987.
2. CHRISTIAN ET HELENE NGÖ, Introduction à la physique des semi-conducteurs, Dunod, 1998.
3. H. MATHIEU, physique des semi-conducteurs et des composants électroniques, Dunod, 2001.
4. https://www.polytech-lille.fr/cours-atome-circuit-integre/
5. http ://koeniguer.perso.cegetel.net/ips/ips.html
Structure MIS
• Une structure MIS est un empilement de trois
couches : métal, isolant et semi-conducteur.
• Dans le cas où l’isolant est l’oxyde de silicium,
la structure est appelée structure MOS.
Structure MIS
Réalisation d’une structure MIS
Une structure MIS peut être réalisée selon les étapes suivantes :
Croissance ou déposition d’une mince couche diélectrique (400-1000A°)
à la surface d’un substrat semi-conducteur par l’une des techniques
suivantes :
Pulvérisation cathodique (Sputtering);
Oxydation thermique;
Dépôt par CVD.
Dépôt d’une électrode métallique, dite grille, à la surface du diélectrique
par :
o Evaporation thermique ou par faisceau d’électrons (e-beam);
o Pulvérisation cathodique (Sputtering).
Elaboration sur la face arrière du substrat semi-conducteur d’un contact
ohmique permettant de polariser le semi-conducteur par rapport à la grille.
1ère Partie
Qsc+Qm=0
Cas de la structure MIS idéale
Régime de dépeuplement
(désertion)
Si la grille est polarisée
négativement par rapport au
semi-conducteur de type n, les
électrons libres du semi-
conducteur sont chassés de
l’interface ce qui conduit à une
zone déserte chargée
positivement qui équilibre la
charge négative de l’interface
métal isolant
Cas de la structure MIS idéale
Régime d’inversion :
Si on augmente la polarisation négative de
la grille, la courbure des bandes du semi-
conducteur croit d’avantage.
Il arrive, pour une certaine polarisation ,
d’avoir, à l’interface, le niveau Ev plus
proche de EF que le niveau EC n’est proche
de EF dans le volume du semi-conducteur.
= en F/cm
Cas de la structure MIS idéale
Caractéristique C(V)/Régime de bandes plates
En régime de bandes
plates, la capacité est
donnée par l’expression:
2
= =
+
2
Cas de la structure MIS idéale
Caractéristique C(V)/Régime de déplétion
En régime de déplétion, la
capacité est donnée par
l’expression:
1 1 2
= +
Cas de la structure MIS idéale
Caractéristique C(V)/Régime d’inversion
En régime d’inversion, la
capacité est donnée par
l’expression:
• B. F.:
=
• H.F.
1 1 4%& ln
("
= +
!"# )
Cas de la structure MIS idéale
Description de la caractéristique C(Vg)
=
+
2
1 1 1
= + 1 1
+ =
1 1 *++
=
*++ 1 1 1
= +
"#,-. +/
Cas de la structure MIS idéale
Relation champ électrique-potentiel de surface
2%& 23 ( 23
- -
Champ électrique =∓ ) 45 + 67 − 1 + ) 45 − 67 − 1
0
Longueur de Deby:
2 %&
=
0
Cas de la structure MIS idéale
Relation densité de charge-potentiel de surface
2 %& 23 ( 23
+ - 45 -
9 = : =∓ ) + 67 − 1 + ) 45 − 67 − 1
+ +
0
Cas de la structure MIS idéale
Expressions des différentes capacités
Capacité de l’isolant: =
-. = 23
- 45
3? 0 ) −1
> 7
23 23
2%& - 45 ( - 45
) + 67 − 1 + 0 ) − 67 − 1
Cas de la structure MIS idéale
Expressions particulières de la capacité
2
= =
+
2
Capacité de désertion
1 1 2
= +
Cas de la structure MIS idéale
Représentation graphique de la capacité CBF(VG)
1. Choisir un ensemble de valeurs
discrètes adéquates pour le potentiel
de surface S ;
2. Pour chaque valeur de s, calculer QSC
3. Calculer VI au moyen de :
9@ 9
= =−
4. Déduire l’ensemble des valeurs de
VG(s) grâce à l’expression :
= +7
5. Calculer, pour les mêmes valeurs de s,
CSC(s) et C(s);
1) Charge équivalente
Pour simplifier, on introduit une charge équivalente d’oxyde
par unité de surface définie par:
9 KD H
Δ JD H = − =
K
2) Effet sur la caractéristique C(V)
N.B.: La caractéristique C(V) subit une translation selon l’axe des
tension d’une quantité VFB2.
Cas de la structure MIS réelle
Influence des états d’interface
Origine des états d’interface
Les états d’interface ont pour origine les liaisons pendantes et
les impuretés restantes à la surface du semi-conducteur.
Cas de la structure MIS réelle
Règle d’occupation des états d’interface
La population de ces états obéit aux règles suivantes :
– Tous les états situés au-dessus du niveau de Fermi sont
vides.
– Tous les états situés au-dessous du niveau de Fermi sont
pleins.
Cas de la structure MIS réelle
Bilan des charges et répartition de la tension
• Si Qss est la charge piégée dans les états d’interface,
alors cette charge va contribuer avec la charge QSC
dans le semi-conducteur pour équilibrer la charge Qm
sur la grille métallique, ce qui donne :
Qm=QSC + QSS
avec:
M==
= =
3?
Low
High Frequency