EF - FET - Análise de Pequenos Sinais
EF - FET - Análise de Pequenos Sinais
EF - FET - Análise de Pequenos Sinais
Fundamental
Modelagem FET
Introdução
Os amplificadores com transistor de efeito de campo
proporcionam um ótimo ganho de tensão, além de fornecer
alta impedância de entrada e de serem considerados
dispositivos muito pequenos com baixo consumo de
potência.
O FET é um dispositivo que controla a corrente de saída
(dreno) mediante uma baixa tensão aplicada a entrada
(porta-fonte), sendo que este possui uma alta impedância
de entrada e possui um fator de transcondutância
(gm) como fator de amplificação (β para o TBJ)
UCPel - Centro Politécnico - Engenharia Elétrica - Disciplina de Eletrônica Fundamental
3
Modelagem FET
Introdução
Este fator de transcondutância (gm) se dá através da variação
na corrente de dreno resultante de uma variação da porta-
fonte pode ser determinada por:
I D gm.VGS
I
gm D
V
GS
A unidade é o Siemens que vem da condutância de um
resistor G = 1/R = I/V. OBS.: gm também pode ser visto
nas folhas de dados como yfs
UCPel - Centro Politécnico - Engenharia Elétrica - Disciplina de Eletrônica Fundamental
4
Modelagem FET
Determinação gráfica de gm:
Da curva característica de
transferência vemos que gm
é a inclinação da curva no
ponto de operação Q.
I
gm m y D
x VGS
Modelagem FET
Determinação gráfica de gm: (Exemplo)
Determine o valor de gm para o JFET que apresenta IDSS=8mA
e VP = -4V nos seguintes pontos de polarização CC.
a) VGS = -0,5V
b) VGS = -1,5V
c) VGS = -2,5V
Modelagem FET
Determinação matemática de gm:
No procedimento gráfico é limitado pela precisão do gráfico
de transferência.
Um método matemático pode ser usando utilizando a equação
de Shockley que nos dá:
2I DSS VGS
gm 1
VP V
P
Para VGS = 0V temos:
2I DSS 0
gm 1
VP VP
2I DSS VGS
gmo gm gmo 1
VP VP
Modelagem FET
Determinação matemática de gm: (exemplo)
Para o JFET com a curva característica do exemplo anterior
determine:
a) O valor máximo de gm;
b) O valor de gm em cada ponto de operação e compare os
resultados.
Modelagem FET
Gráfico gm x VGS:
O valor de gm diminui a medida que VGS se aproxima de VP.
Modelagem FET
Gráfico gm x VGS: (exemplo)
Trace o gráfico gm x VGS para os exemplos anteriores.
Modelagem FET
Impedância de Entrada do FET (Zi):
A impedância de entrada de todos os FETs disponíveis
comercialmente é suficientemente alta para que se possa
considerar um circuito aberto entre os terminais de entrada.
Zi(FET) = ∞ Ω
Modelagem FET
Impedância de Saída do FET (Zo):
Similar aos valores de impedância de saída dos TBJs.
Zo(FET) = rd = 1/yos
Modelagem FET
Circuito Equivalente CA do FET:
O controle de ID por VGS é incluído como uma fonte de
corrente gm.Vgs. A seta da fonte de corrente apontando nessa
direção para estabelecer uma fase de 180° entre as tensões de
saída e de entrada, assim com ocorre na operação real.
A impedância de entrada é representada pelo circuito aberto
nos terminais de entrada, e a impedância de saída é
representada pelo resistor rd.
Redesenhando o circuito: