Circuitos Lógicos Msi
Circuitos Lógicos Msi
Circuitos Lógicos Msi
Un Multiplexor es un circuito combinacional al que entran varios canales de datos, y slo uno de ellos, el que hallamos seleccionado, es el que aparece por la salida. Es decir, que es un circuito que nos permite SELECCIONAR que datos pasan a travs de dicho componente.
MULTIPLEXOR
de 2 a 1 lneas: circuito integrado TTL 74157 MULTIPLEXOR de 4 a 1 lneas: circuito integrado TTL 74153 MULTIPLEXOR de 8 a 1 lneas: circuito integrado TTL 74151
El concepto de demultiplexor es similar al de multiplexor, viendo las entradas de datos como salidas y la salida como entradas. En un multiplexor hay varias entradas de datos, y slo una de ellas se saca por el canal de salida. En los demultiplexores hay un nico canal de entrada que se saca por una de las mltiples salidas (y slo por una!!!).
Circuito
Integrado
TTL
74155
doble
3:8/demultiplexor de 1:8
Circuito
4:16/demultiplexor de 1:16
Los codificadores nos permiten procesar la informacin, generando un cdigo de salida a partir de la informacin de entrada(con 2N entradas y N salidas). Un codificador es considerado como un traductor del lenguaje de la gente al lenguaje de la maquina, es decir, traduce una entrada decimal a un numero BCD ..
Un decodificador es un circuito integrado por el que se introduce un nmero y se activa una y slo una de las salidas, permaneciendo el resto desactivadas (N entradas y 2N salidas) ,hace el proceso inverso a lo del codificador.
Los
tres estados son conocidos como Alto(1), Bajo(0) y de Alta Impedancia Hi-Z(High Z) de flotacin. Los dispositivos que utilizan salidas Tri-State, constan de una entrada extra llamada Enable o habilitacin para establecer las salidas del dispositivo en el estado de alta impedancia.
Cuando
esta tercera entrada esta activada(enable=1) este acta como un circuito abierto impidiendo el paso de la seal. Cuando esta tercera entrada esta desactivada(enable=0) este acta como un circuito cerrado permitiendo el paso de la seal, o sea, pasa al estado de Alta Impedancia, independientemente del estado de la entrada lgica.
En
el estado de Alta Impedancia, la salida se comporta como si aun no estuviera conectada al circuito, excepto por una pequea corriente de fuga que puede fluir hacia adentro o hacia afuera de la Terminal de salida. Los smbolos lgicos para los buffers y las compuertas de tres estados se representan normalmente con la entrada de habilitacin en la parte superior.
ENABLE
Buffer triestado
SALIDA
Los
dispositivos con salidas de tres estados se disean normalmente de modo que el retardo de habilitacin de salida(de Hi-Z a Bajo o Alto) sea algo ms largo que el retardo de deshabilitacin de salida (Bajo o Alto hacia Hi-Z). Tabla de Verdad de un Buffer Triestado
Enable
Entrada(A)
Salida
0
0 1 1
0
1 0 1
Hi-Z
Hi-z 0 1
Nota: Dos de los circuitos con buffers de tres estados que ms comnmente se utilizan son el 74LS125 y el 74LS126. Ambos contienen cuatro buffers de tres estados sin inversin.
Note: This service is not intended for secure transactions such as banking, social media, email, or purchasing. Use at your own risk. We assume no liability whatsoever for broken pages.
Alternative Proxies: